

# CAPÍTULO 4 DISEÑO DE SISTEMAS DIGITALES



### DISEÑO DE UN SISTEMA DIGITAL MULTIPLICADOR



Se desea diseñar un circuito **Multiplicador** de dos números binarios sin signo, cada uno de n bits.

Utilizaremos en el diseño el mismo método de multiplicación que se utiliza en el proceso de multiplicación manual.

El **Producto** esta formado por una serie de operaciones de suma.

Para cada i bit del Multiplicador\_B que es igual a 1 sumamos al Producto el valor de Multiplicando\_A desplazado a la izquierda i veces.







En el Procesador de Datos debemos usar un registro de desplazamiento de derecha a izquierda de 2n bits para el número **Multiplicando\_A**. El **Multiplicando\_A** es de n bits, pero debe ser desplazado n-1 veces, por lo tanto debe tener 2n bits.

También necesitamos un registro de desplazamiento de izquierda a derecha de n bits para analizar bit por bit el número **Multiplicador\_B**.

El sumador debe ser de 2n bits también y necesitamos un registro de sostenimiento de 2n bits para el **Producto\_P**.

Inicialmente el registro P debe estar en 0. Ya que no podemos usar Resetn debemos cargarlo con 0. Utilizaremos un conjunto de mux de 2-a-1 de 2n bits. Cuando la entrada Sel= 0 a las entradas del registro P llegan 0 y cuando Sel=1 el registro P puede ser cargado con P+A proveniente del sumador.

También necesitamos la puerta NOR para detectar que todos los bits del **Multiplicador\_B** son iguales a 0.

#### Bosquejo del Procesador de Datos.



### OR POLITECNICA DELLIT

#### **Diagrama ASM del Controlador**



Para implementar en VHDL nuestro diseño, primero desarrollamos individualmente cada componente del procesador de datos:



### POLITECTICS A LEGISLA STATE OF THE POLITICAL STATE OF THE POLITICAL

#### Diagrama de tiempo del circuito MULTIPLICADOR





### POLITECTICA DELLISOR POLITECTURA POL

#### Código VHDL para el registro de desplazamiento\_d\_i

```
library ieee;
use ieee.std_logic_1164.all;
entity registro_d_i is
    qeneric (n : integer := 4);
    port ( Resetn, Clock : in std_logic;
            En, Ld, L
                      : in std_logic;
            Entpar : in std_logic_vector (n-1 downto 0);
                            : buffer std logic vector (n-1 downto 0));
end registro d i;
architecture comportamiento of registro_d_i is
begin
    process (Resetn, Clock)
    begin
        if Resetn ='0' then Q <= (others => '0');
        elsif (Clock'event and Clock ='1') then
        if En ='1' then
            if Ld ='1' then Q <= Entpar;
            else desplazamiento: for i in 1 to n-1 loop
                0(i) \le 0(i-1);
            end loop;
            Q(0) <= L;
            end if; end if; end if;
    end process;
end comportamiento;
```

### POLITECTICA DELLISOR VILLA DELLISOR

#### Código VHDL para el registro de desplazamiento\_i\_d

```
library ieee;
use ieee.std logic 1164.all;
entity registro i d is
    generic ( n
                            : integer:= 4);
                                     : in std logic;
    port
                Resetn, Clock
                En, Ld, R
                                     : in std_logic;
                                     : in std logic vector (n-1 downto 0);
                Entpar
                                     : buffer std logic vector (n-1 downto 0));
end registro i d;
architecture comportamiento of registro i d is
begin
    process (Resetn, Clock)
    begin
        if Resetn ='0' then Q <= (others =>'0');
        elsif (Clock'event and Clock ='1') then
        if En ='1' then
            if Ld ='1' then Q <= Entpar;
            else desplazamiento: for i in 0 to n-2 loop
                Q(i) \le Q(i+1);
            end loop;
            Q(n-1) \le R;
            end if; end if; end if;
    end process;
end comportamiento;
```

### POLITECNICA DELLLITOR POLITECNICA DELLLITOR POLITECNICA DELLLITOR DELL'INVENTAGE DELL'INVENTAGE

#### Código VHDL para el registro de sostenimiento

```
library ieee;
use ieee.std logic 1164.all;
entity registro_sost is
 generic (n: integer:=4);
 port ( Resetn, Clock : in std_logic;
                    : in std logic;
        Εn
        Entrada
                    : in std logic vector(n-1 downto 0);
        0
                    : out std_logic_vector (n-1 downto 0));
end registro_sost;
architecture comportamiento of registro_sost is
begin
    process (Resetn, Clock)
    begin
        if Resetn ='0' then Q <= (others => '0');
        elsif (Clock'event and Clock ='1') then
            if En ='1' then
                Q <= Entrada;
            end if; end if;
 end process;
end comportamiento;
```

### TOR POLITECTICAL POLITECTICAL POLITECTICAL POLITECTICAL POLITECTICAL POLITECTICAL POLITECTICAL POLITECTICAL POLITECTICAL POLITECTURE POLIT

#### Código VHDL para un BUS MUX 2 a 1

```
library ieee;
use ieee.std_logic_1164.all;
entity busmux2a1 is
    generic (n: integer:=4);
    port ( sel
                : in std_logic;
           ent0, ent1 : in std_logic_vector(n-1 downto 0);
                        : out std_logic_vector(n-1 downto 0));
end busmux2a1;
architecture comportamiento of busmux2a1 is
begin
    with sel select
        s <=
               ent0 when '0'.
               ent1 when others;
end comportamiento;
```

## OR POLITECTICA DELLES

#### **Creación del paquete COMPONENTES**

```
library ieee;
use ieee.std_logic_1164.all;
package componentes is
component registro d i
    qeneric (n : integer := 4);
   port ( Resetn, Clock : in std_logic;
           En, Ld, L : in std logic;
           Entpar
                          : in std logic vector (n-1 downto 0);
                           : buffer std logic vector (n-1 downto 0));
end component;
component registro i d
    generic (n : integer:= 4);
           Resetn, Clock : in std loqic;
   port(
           En, Ld, R : in std logic;
                           : in std logic vector (n-1 downto 0);
           Entpar
                           : buffer std logic vector (n-1 downto 0));
end component;
component registro sost
    generic (n: integer:-4);
    port ( Resetn, Clock : in std logic;
           En
                           : in std logic;
                           : in std logic vector(n-1 downto 0);
           Entrada
                           : out std_logic_vector (n-1 downto 0));
end component;
```

## TOR POLITECTIC AND POLITECT OF THE POLITECT OF

#### Creación del paquete COMPONENTES



#### Código VHDL del circuito total Multiplicador de dos palabras de n bits.

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.std logic unsigned.all;
use work.componentes.all;
-- multiplicador de dos numeros de n bits
entity multiplicador is
    qeneric (n: integer := 4; nn: integer := 8);
    port (Resetn, Clock : in std logic;
         LdA, LdB, Start : in std_logic;
         DataA, DataB
                            : in std logic vector(n-1 downto 0);
                            : buffer std logic vector(nn-1 downto 0);
         Fin
                            : out std_logic);
end multiplicador;
```

El numero de bits de los datos DataA y DataB es establecido por el parámetro genérico n. Ya que los registros A y P deben ser de 2n bits se define un segundo parámetro genérico nn para representar el tamaño 2 x n.

Cambiando los valores de los parámetros genéricos se puede usar el mismo código VHDL para números de cualquier tamaño.





```
architecture comportamiento of multiplicador is
    type estado is (Ta,Tb,Tc);
    signal y: estado;
    signal Sel, EnA, EnB, EnP, Big0, Zero: std_logic;
    signal B, n_zeros: std_logic_vector (n-1 downto 0);
    signal Ain, A, DataP, Sum: std_logic_vector (nn-1 downto 0);
begin
```

La entrada de carga en paralelo del Multiplicando\_A es de 2n bits, pero el DataA es solo de n bits. Por lo tanto se usa la señal interna n\_zeros para completar con ceros los 2n bits. La señal Ain concatena estos bits con DataA para cargarlos en el registro Multiplicando\_A. Los procesos MSS\_transiciones y MSS\_salidas definen las transiciones de estados y generación de salidas del circuito Controlador.

FSPOL POLITECTICAL POLITECTICAL

Los procesos MSS\_transiciones y MSS\_salidas definen las transiciones de estados y generación de salidas del circuito Controlador.

```
-- Circuito Controlador
    MSS_transiciones: process (Resetn, Clock)
    begin
        if Resetn ='0' then y <= Ta;
        elsif (Clock'event and Clock ='1') then
            case y is
                when Ta => if Start ='0' then y <= Ta; else y <= Tb; end if;
                when Tb => if Biq0 ='0' then u <= Tb; else u <= Tc; end if;
                when Tc => if Start ='1' then y <= Tc; else y <= Ta; end if;
            end case;
        end if:
    end process;
    MSS_salidas: process (y, start, LdA, LdB, Big0, b(0))
    begin
        EnA <= '0'; EnB <='0'; EnP <='0'; Fin <='0'; Se1 <='0';
        case w is
            when Ta => EnP <='1':
                if (start='0' and LdA ='1') then EnA <='1'; else EnA <='0'; end if;
                if (start='0' and LdB ='1') then EnB <='1'; else EnB <='0'; end if;
            when Tb => EnA <='1'; EnB <='1'; Sel <='1';
                if (Big0='0' and b(0) ='1') then EnP <='1'; else EnP <='0'; end if;
            when Tc => Fin <='1':
        end case:
    end process;
```

FSPOL THE COLOR OF THE COLOR OF

El Procesador de Datos esta descrito por el siguiente código VHDL:

```
-- Procesador de datos
    Zero <='0':
    n zeros <= (others =>'0'); nn zeros <= (others =>'0');
    Ain <= n zeros & DataA;
    multiplicando_A: registro_d_i generic map (n => nn)
                    (Resetn, Clock, EnA, LdA, Zero, Ain, A);
        port map
    multiplicador B: registro i d generic map (n => n)
                    (Resetn, Clock, EnB, LdB, Zero, DataB, B);
        port map
   Big0 <='1' when B = n_zeros else '0';
    Sum <= A + P:
    Multiplexor: busmux2a1 generic map (n => nn)
        port map
                    (Sel, nn zeros, Sum, DataP);
    producto_P: registro_sost generic map (n => nn)
        port map (Resetn, Clock, EnP, DataP, P);
end comportamiento;
```

### POLITECNIC POLITECNIC

#### **INTERFASES**

Interfas de Entrada INTERFASES

Sistemas Digitales II



Ing. Víctor Asanza Armijos

### POLITECTIC POLITECTICS OF THE POLITECT OF THE

#### **Diagrama ASM**



### POLITECNIC POLITECNIC

#### Interfaz de Salida



Para controlar el tiempo que permanece encendido el display de 7 segmentos colocamos una puerta logica o un buffer antes del convertidor.

Se observa el numero en decimal

